#### الربط بين الحافلات Bus Interconnection

• Communication among components is handled by a shared pathway called the **system bus**, which is made up of the data bus, the address bus, and the control bus. There is also a power bus, and some architecture may also have a separate I/O bus.

• يتم التعامل مع الاتصالات بين المكونات من خلال مسار مشترك يسمى حافلة النظام، والتي تتكون من حافلة البيانات وحافلة العناوين وحافلة التحكم. هناك أيضًا حافلة طاقة، وقد تحتوي بعض البنى أيضًا على حافلة إدخال/إخراج منفصلة.

• Multiple devices are connected to the bus, and a signal transmitted by any one device is available for reception by all other devices attached to the bus.

• يتم توصيل أجهزة متعددة بالحافلة، وتكون الإشارة المرسلة بواسطة أي جهاز متاحة للاستقبال بواسطة جميع الأجهزة الأخرى المتصلة بالحافلة.

• If two devices transmit during the same time period, their signals will overlap and become garbled. Thus, only one device at a time can successfully transmit.

• إذا قام جهازان بالإرسال خلال نفس الفترة الزمنية، فسوف تتداخل إشاراتهما وتصبح مشوهة. وبالتالي، لا يمكن إلا لجهاز واحد في كل مرة الإرسال بنجاح.



#### بنية الناقل: ناقل البيانات Bus Structure: Data Bus

- **Data Bus:** provide a path for moving data among system modules. The data bus may consist of 32, 64, 128, or more separate lines,
- ناقل البیانات: یوفر مسارًا لنقل البیانات بین وحدات النظام. قد یتکون ناقل البیانات من ۳۲ أو ۲۶ أو او ۲۸ خطًا منفصلًا أو أكثر،
  - Number of lines being referred to as the *width* of the data bus. Because each line can carry only 1 bit at a time. The width of the data bus is a key factor in determining overall system performance
- ويشار إلى عدد الخطوط على أنه عرض ناقل البيانات. لأن كل خط يمكنه حمل بت واحد فقط في المرة الواحدة. يعد عرض ناقل البيانات عاملاً رئيسيًا في تحديد الأداء العام للنظام
  - Number of lines determines how many bits can be transferred at a time. For example, if the data bus is 32 bits wide and each instruction is 64 bits long, then the processor must access the memory module twice during each instruction cycle.
  - يحدد عدد الخطوط عدد البتات التي يمكن نقلها في المرة الواحدة. على سبيل المثال، إذا كان عرض ناقل البيانات ٣٢ بتًا وكان طول كل تعليمة ٦٤ بتًا، فيجب على المعالج الوصول إلى وحدة الذاكرة مرتين خلال كل دورة تعليمة.

## Bus Structure: Address Bus هيكل الحاقلة: عنوان الحاقلة

The address lines are used to designate the source or destination of the data on the data bus. تُستخدم خطوط العناوين لتحديد مصدر أو وجهة البيانات على ناقل البيانات.

- If the processor wishes to read a word (8, 16, or 32 bits) of data from memory, it puts the address of the desired word on the address lines.
- إذا رغب المعالج في قراءة كلمة (٨ أو ١٦ أو ٣٢ بت) من البيانات من الذاكرة، فإنه يضع عنوان الكلمة المطلوبة على خطوط العناوين.
- Clearly, the width of the **address bus** determines the maximum possible memory capacity of the system. Address bus of width=n, can address up to  $2^n$  memory location.

  on the location of the system is location of the system. Address bus of width=n, can address up to  $2^n$  memory location.

  on the location of the system of the system
- The address lines are generally also used to address I/O ports.
  - تُستخدم خطوط العناوين عمومًا أيضًا لمعالجة منافذ الإدخال/الإخراج.
- The higher-order bits are used to select a particular module on the bus, and the lower-order bits select a memory location or I/O port within the module.
- تُستخدم البتات ذات الترتيب الأعلى لاختيار وحدة معينة على الناقل، بينما تختار البتات ذات الترتيب الأدنى موقع ذاكرة أو منفذ إدخال/إخراج داخل الوحدة.
  - For example, on an 8-bit address bus, address 01111111 references locations in a memory module (module 0) with 128 words of memory. Address 10000000 and above refer to devices attached to an I/O module (module 1).
- على سبيل المثال، على ناقل عناوين مكون من ٨ بتات، يشير العنوان ١١١١١١٠ إلى مواقع في وحدة ذاكرة (الوحدة ٠) تحتوي على ١٢٨ كلمة من الذاكرة. يشير العنوان ١٠٠٠٠٠٠ وما فوق إلى الأجهزة المرفقة بوحدة إدخال/إخراج (الوحدة ١).

# Computer Design and Organization تصميم وتنظيم الحاسوب

Instructions: التعليمات: Language of the Computer نغة الحاسوب

#### محتوى Content

- Operations and Operands of Computer Hardware
  - عمليات ومتغيرات أجهزة الكمبيوتر

- MIPS instruction تعليمات
  - Formats التنسيقات
  - Addressing
  - Instructions (arithmetic, logic, immediate, branching)
    - التعليمات (الحسابية، والمنطقية، والفورية، والتفرعية)
  - Instructions for Making Decisions, loop, procedure call
    - تعليمات اتخاذ القرار، والحلقة، واستدعاء الإجراء
- Representing Instructions in the Computer
- تمثيل التعليمات في الكمبيوتر
- Signed and Unsigned Numbers
- •الأرقام الموقعة وغير الموقعة

# Operations & operand of Computer Hardware عملیات و متغیرات أجهزة الكمبیوتر

#### **Computer Languages: Machine Language**

#### لغات الحاسوب: لغة الآلة

• To actually speak to electronic hardware, you need to send electrical signals (*on* and *off*)

- So, the computer alphabet is just two letters {0,1} called **binary digit** (**bit**).
  - لذا، فإن أبجدية الكمبيوتر تتكون من حرفين فقط (٠,١) يسمى الرقم الثنائي (بت).
- A command that computer hardware understands and obeys is called **instruction**, which is a collection of bits.
- يُطلق على الأمر الذي يفهمه جهاز الكمبيوتر ويطيعه اسم التعليمات، وهي عبارة عن مجموعة من البتات.
  - A binary representation of machine instructions is called **machine language** (binary language understood by the machine)
    - يُطلق على التمثيل الثنائي لتعليمات الآلة اسم لغة الآلة (لغة ثنائية يفهمها الجهاز)
  - Example: 1000110010100000, which is instruction to add 2 numbers.
    - مثال: ١٠٠٠٠٠ ١١٠٠١، وهي تعليمات لإضافة رقمين.
  - Machine language was very hard and so tedious(مملة)
    - كانت لغة الآلة صعبة للغاية ومملة للغاية (مملة)

#### **Computer Languages: Assembly Language**

#### لغات الكمبيوتر: لغة التجميع

• **Assembly language is a** symbolic representation of machine instructions, which is closer to the way humans think.

• Also called low level language (LLL)

• **Assembler** is a program used to translates a symbolic version of an instruction into the binary version.

**Example**, the programmer would write

add A,B 
$$\rightarrow$$
 Assembler  $\rightarrow$  1000110010100000

This instruction is equivalent to A=A+B

 Assembly language requires the programmer to write one line for every instruction that the computer will follow, forcing the programmer to think like the computer.

• تتطلب لغة التجميع من المبرمج كتابة سطر واحد لكل تعليمة يتبعها الكمبيوتر، مما يجبر المبرمج على التفكير مثل الكمبيوتر.

## Computer Languages: High Level Language لغات الكمبيو تر: لغة عالية المستوى

**High-Level Language (HLL) is** A portable programming language such as C, C++, Java, Visual Basic that is

اللغة عالية المستوى (HLL) هي لغة برمجة محمولة C++ و C++ و C++

Composed of words and algebraic notation

#### • تتكون من كلمات وتدوين جبري

- Translated into assembly language by a *compiler*.
  - يتم ترجمتها إلى لغة التجميع بواسطة المترجم.
- Compiler: A program that translates high-level language statements into assembly language statements:
- المترجم: برنامج يترجم عبارات اللغة عالية المستوى إلى عبارات لغة التجميع:

Some compilers directly produce binary machine language

بعض المترجمين ينتجون لغة الآلة الثنائية مباشرة

High-level language program (in C)

Assembly language program (for MIPS)

```
Compiler

multi $2, $5,4
add $2, $4,$2
lw $15, 0($2)
lw $16, 4($2)
sw $16, 0($2)
sw $15, 4($2)
jr $31

Assembler
```

swap(int v[], int k)

v[k] = v[k+1]:

v[k+1] = temp;

temp = v[k];

{int temp;

Binary machine language program (for MIPS) 

#### فوائد هامة لـ Important benefits Of HLL

HLL offer several important benefits:

تقدم HLLالعديد من الفوائد المهمة:

- 1) They allow the programmer to think in a more natural language.
- ١) تسمح للمبرمج بالتفكير بلغة أكثر طبيعية.
- 2) Designed domain-specific languages: design programming languages based on their use
  - ٢) لغات مصممة لمجالات محددة: تصميم لغات برمجة بناءً على استخدامها
  - Fortran was designed for scientific computation,

• تم تصميم Fortran للحوسبة العلمية،

• Cobol for business data processing,

• Cobolلمعالجة بيانات الأعمال،

• Lisp for symbol manipulation, etc.

- Lisp المعالجة الرموز، إلخ.
- 3) Improving programmer productivity: Takes less time to develop programs when they are written in HLL (۳) تحسين إنتاجية المبرمج: يستغرق تطوير البرامج وقتًا أقل عند كتابتها بلغة HLL تحسين إنتاجية المبرمج:
  - Require fewer lines to express an idea. تتطلب عددًا أقل من الأسطر للتعبير عن فكرة.
  - Conciseness (الإيجاز) is an advantage of HLL over assembly language.
- الإيجاز (الإيجاز) هو ميزة لـ HLLمقارنة بلغة التجميع.
- 4) Allows programs to be independent of the computer on which they were developed, since compilers and assemblers can translate HLL programs to the target machine language.
  - ٤) تسمح للبرامج بأن تكون مستقلة عن الكمبيوتر الذي تم تطويرها عليه، حيث يمكن للمترجمين والمجمعين ترجمة برامج HLLإلى لغة الآلة المستهدفة.

These advantages are so strong that today few programming is done in assembly language.

هذه المزايا قوية جدًا لدرجة أن القليل من البرمجة تتم اليوم بلغة التجميع.

# Operations of Computer Hardware عملیات أجهزة الكمبیوتر

Assembly Language

#### Instruction & Instruction set

#### التعليمات ومجموعة التعليمات

- The words of a computer's language are called **instructions**,
  - تُسمى كلمات لغة الكمبيوتر بالتعليمات،
- Its vocabulary is called an instruction set..وتسمى مفرداتها بمجموعة التعليمات
- A **Computer Program** is a collection of instructions that performs a specific task when executed by a computer.
  - برنامج الكمبيوتر هو مجموعة من التعليمات التي تؤدي مهمة محددة عند تنفيذها بواسطة الكمبيوتر.
- A **process** is program in execution (i.e. program loaded into memory (fully or partially) to be executed is called a process).
  - العملية هي برنامج قيد التنفيذ (أي البرنامج المحمل في الذاكرة (كليًا أو جزئيًا) ليتم تنفيذه يسمى عملية).
- **Stored-program concept**: Instructions and data of many types can be stored in memory as numbers.
  - مفهوم البرنامج المخزن: يمكن تخزين التعليمات والبيانات من أنواع عديدة في الذاكرة كأرقام.
- Design goal of computer language هدف تصميم لغة الكمبيوتر
  - To find a language that makes it *easy to build* the *hardware* and the *compiler* while maximizing *performance* and minimizing *cost* 
    - إيجاد لغة تسهل بناء الأجهزة والمترجم مع تعظيم الأداء وتقليل التكلفة

## How to Design the Instructions?

كيفية تصميم التعليمات؟ Example

- Operations العمليات
  - Arithmetic
  - Logical المنطقية
  - => Datapath
- Operands المتغيرات
  - => Datapath
- Control flow تدفق التحكم
  - Decision control التحكم في القرار
  - Procedures calls الإجراءات
  - => Control التحكم

```
int add5 (int a)
{int tmp = a + 5; // Datapath= Arithmetic
return tmp;
void main ()
\{ \text{ int a = 7; // Datapath } \}
int c;
if (a == 7) // Decision control
c = add5(a); // Datapath =Procedures call
```

## Recall C Language استدعاء لغة C

- Operators: +, -, \*, /, % (mod), ... المشغلات
- Operands: المتعاملات
  - Variables: sum, name1, x, etc. المتغيرات
  - Constants: 0, 1000, -17, 15.4 الثوابت
- Assignment statement: بيان الإسناد:
  - variable = expression المتغير = تعبير
- -Expressions consist of operators operating on operands,
  - ـ تتكون التعبيرات من مشغلات تعمل على المتعاملات،
  - Exp = 5\*(salary-32)/9;
  - a = b + c + d e;

### C to Assembly Language (MIPS) (MIPS) إلى لغة التجميع C

• a=b+5;



## مبادئ التصميم Design Principles

- Design Principle 1: Simplicity favors regularity البساطة تفضل الانتظام
  - keeping the hardware simple: hardware for a variable number of operands is more complicated than hardware for a fixed number.
    - الحفاظ على بساطة الأجهزة: الأجهزة لعدد متغير من المتغيرات أكثر تعقيدًا من الأجهزة لعدد ثابت.
- Design Principle 2: Smaller is faster. مبدأ التصميم ٢: الأصغر أسرع
  - A very large number of registers may increase the clock cycle time simply because it takes electronic signals longer when they must travel farther.
- قد يؤدي عدد كبير جدًا من السجلات إلى زيادة وقت دورة الساعة ببساطة لأنه يستغرق إشارات إلكترونية وقتًا أطول عندما يتعين عليها السفر لمسافة أبعد.
  - The designer must balance the craving of programs for more registers with the designer's desire to keep the clock cycle fast.
  - يجب على المصمم موازنة رغبة البرامج في الحصول على المزيد من السجلات مع رغبة المصمم في الحفاظ على سرعة دورة الساعة.

#### What is MIPS?

• MIPS is one of the most popular processor architectures.

• MIPS is an acronym for Microprocessor without Interlocked Pipeline Stages.

Microprocessor without Interlocked Pipeline هو اختصار لـ MIPS • Stages.

• The early **MIPS** architectures were 32-bit, with 64-bit versions added later.

وهي تتضمن: :It involves

- 1. MIPS Register File
- 2. Memory
- 3. MIPS Instructions

## 1. MIPS Register File

#### **MIPS Register File:**

✓ Register file is inside the CPU so accessing the registers in a register file is done quite quickly (fewer computer cycles).

```
    ✓ يوجد ملف السجل داخل وحدة المعالجة المركزية، لذا فإن الوصول إلى السجلات في ملف السجل يتم بسرعة
    كبيرة (عدد أقل من دورات الكمبيوتر).
```

✓ Each register stores the value of a variable.

✓ يخزن كل سجل قيمة متغير.

- ✓ Registers are represented with \$, for example: \$t0
  - ✓ يتم تمثيل السجلات بالرمز \$، على سبيل المثال: \$t0



## 1. MIPS Register File

#### **MIPS Register File:**

• 32 bits \* 32 units (only 32 registers provided and each register contains 32 bits (one word).

• ٣٢ بت \* ٣٢ وحدة (يتم توفير ٣٦ سجلاً فقط ويحتوي كل سجل على ٣٢ بتًا (كلمة واحدة).

- For MIPS, a word is 32 bits or 4 bytes
   بانسبة لـ MIPS، تكون الكلمة ٣٢ بتًا أو ٤ بايتات
- Registers hold 32 bits of data • تحتوى السجلات على ٣٢ بتًا من البيانات



## 2. MIPS Memory

MIPS is a load-store architecture هي بنية تخزين تحميل

The memory associated with the MIPS architecture is **4GB**, and each memory location is 8 bits.

الذاكرة المرتبطة ببنية MIPSهي ٤ جيجابايت، وكل موقع ذاكرة هو ٨ بت.

In the register file each location is 32 bits which means its word addressable, however in MIPS memory each memory location is 8 bits only (1 byte)

في ملف السجل كل موقع هو ٣٢ بت مما يعني أنه يمكن عنونته بالكلمات، ومع ذلك في ذاكرة MIPSكل موقع ذاكرة هو ٨ بت فقط (١ بايت)

To address memory you need more clock cycles i.e. more time because memory is external, for example RAM is external and is not inside the CPU, so to access RAM we need more clock cycles.

لعنونة الذاكرة تحتاج إلى المزيد من دورات الساعة أي المزيد من الوقت لأن الذاكرة خارجية، على سبيل المثال ذاكرة الوصول العشوائي خارجية وليست داخل وحدة المعالجة المركزية، لذلك للوصول إلى ذاكرة الوصول العشوائي نحتاج إلى المزيد من دورات الساعة.

نحاول دائمًا الوصول إلى الذاكرة بأقل قدر ممكن. . We always try to access the memory as less as possible

If you are going to access the memory for every operation this means you are going to take a very long time for the simplest operation, so the technique is to use the register file as much as possible and use the memory only when we want to load data from memory or store data into memory.

إذا كنت ستصل إلى الذاكرة لكل عملية فهذا يعني أنك ستستغرق وقتًا طويلاً لأبسط عملية، لذا فإن التقنية هي استخدام ملف السجل قدر الإمكان واستخدام الذاكرة فقط عندما نريد تحميل البيانات من الذاكرة أو تخزين البيانات في الذاكرة.

In MIPS architecture we are going to access the memory when we want to load data from memory into registers or to store data into memory from registers.

في بنية MIPSسنصل إلى الذاكرة عندما نريد تحميل البيانات من الذاكرة إلى السجلات أو تخزين البيانات في الذاكرة من السجلات.

#### **MIPS**



Every single space in the memory is 8 bits. Now the problem is that in each register in the register file the size is 32 bits. How are we going to bring data from memory into the register and registers into the memory?

The solution is to access the memory in groups of 4, so four of memory locations will be used to store a single data from a register, i.e. four memory locations make up one register location.

The addresses beside the memory are word address (32 bits), in other words the data size inside the memory is 8 bits but we need 32 bits to address each location.

العناوين بجانب الذاكرة هي عناوين كلمات (٣٢ بت)، بمعنى آخر حجم البيانات داخل الذاكرة هو ٨ بت ولكننا نحتاج إلى ٣٢ بت لمعالجة كل موقع.

#### 3. MIPS Instructions

MIPS instructions help the transfer of data between the register file and the memory.

تساعد تعليمات MIPSفي نقل البيانات بين ملف السجل والذاكرة.

MIPS Instruction Set Architecture – (MIPS ISA)

بنية مجموعة تعليمات (MIPS ISA) – بنية مجموعة

instruction Categories فئات التعليمات

- Computational (add, sub) (إضافة، فرع)
- Branch Load/Store القرع التحميل/التخزين
- Jump الانتقال
- Memory Management إدارة الذاكرة
- Special خاص

| R | opcode | rs             | rt | rd        | shamt | funct |  |
|---|--------|----------------|----|-----------|-------|-------|--|
| 1 | opcode | rs             | rt | immediate |       |       |  |
| J | opcode | target address |    |           |       |       |  |

## Types of Operands in MIPS

- 3 Types operands المتغيرات Types operands
- 1. <u>Register operands</u>: All arithmetic operations are in the register operands

ا. متغيرات السجل: جميع العمليات الحسابية موجودة في متغيرات السجل MIPS operands

| Name           | Example                                                                                | Comments                                                                                                                                                                                     |
|----------------|----------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 32 registers   | \$s0-\$s7. \$t0-\$t9, \$zero.<br>\$a0-\$a3. \$v0-\$v1. \$gp, \$fp.<br>\$sp. \$ra. \$at | Fast locations for data. In MIPS, data must be in registers to perform arithmetic, register \$zero always equals 0, and register\$at is reserved by the assembler to handle large constants. |
| 2 memory words | Memory[0], Memory[4], ,<br>Memory[4294967292]                                          | Accessed only by data transfer instructions. MIPS uses byte addresses, so<br>sequential word addresses differ by 4. Memory holds data structures, arrays, and<br>spilled registers.          |

- 2. Memory operands: Array or structure المصفوفة أو ال
  - Only load/store can access memory
    - يمكن فقط لـ load/store الوصول إلى الذاكرة
- 3. Constant or immediate operands ج. متغيرات ثابتة أو فورية
  - Small value will be in the instruction
    - ستكون القيمة الصغيرة موجودة في التعليمات
  - Large value will be stored separately
    - ستُخزن القيمة الكبيرة بشكل منفصل



#### **MIPS Instructions**

MIPS assembly language

| Category      | Instruction             | Example              | Meaning                                     | Comments                          |
|---------------|-------------------------|----------------------|---------------------------------------------|-----------------------------------|
|               | add                     | add \$s1, \$s2, \$s3 | \$s1 = \$s2 + \$s3                          | Three operands; data in registers |
| Arithmetic    | subtract                | sub \$s1, \$s2, \$s3 | \$s1 = \$s2 - \$s3                          | Three operands; data in registers |
|               | add immediate           | addi \$s1, \$s2, 100 | \$s1 = \$s2 + 100                           | Used to add constants             |
|               | load word               | lw \$s1, 100(\$s2)   | \$s1 = Memory[\$s2 + 100]                   | Word from memory to register      |
|               | store word              | sw \$s1, 100(\$s2)   | Memory[\$s2 + 100] = \$s1                   |                                   |
| Data transfer | load byte               | lb \$s1, 100(\$s2)   | \$s1 = Memory[\$s2 + 100]                   | Byte from memory to register      |
|               | store byte              | sb \$s1, 100(\$s2)   | Memory[\$s2 + 100] = \$s1                   | Byte from register to memory      |
|               | load upper immediate    | lui \$s1, 100        | \$s1 = 100 * 2 <sup>16</sup>                | Loads constant in upper 16 bits   |
|               | branch on equal         | beq \$s1, \$s2, 25   | if (\$s1 == \$s2) go to<br>PC + 4 + 100     | Equal test; PC-relative branch    |
| Conditional   | branch on not equal     | bne \$s1, \$s2, 25   | if (\$s1 != \$s2) go to<br>PC + 4 + 100     | Not equal test; PC-relative       |
| branch        | set on less than        | slt \$s1, \$s2, \$s3 | if (\$s2 < \$s3) \$s1 = 1;<br>else \$s1 = 0 | Compare less than; for beq, bne   |
|               | set less than immediate | slti \$s1, \$s2, 100 | if (\$s2 < 100) \$s1 = 1;<br>else \$s1 = 0  | Compare less than constant        |
|               | jump                    | j 2500               | go to 10000                                 | Jump to target address            |
| Uncondi-      | jump register           | jr \$ra              | go to \$ra                                  | For switch, procedure return      |
| tional jump   | jump and link           | jal 2500             | \$ra = PC + 4; go to 10000                  | For procedure call                |

#### Operands and Registers المتعاملات والسجلات

- Unlike high-level language, MIPS assembly don't use variables
  - على عكس لغة المستوى العالي، لا تستخدم لغة تجميع MIPS المتغيرات
- Assembly operands : registers متغيرات التجميع: السجلات
  - Limited number of special locations built directly into the hardware
    - عدد محدود من المواقع الخاصة المضمنة مباشرة في الأجهزة

- Benefits: الفوائد:
  - Registers in hardware => faster than memory السجلات في الأجهزة => أسرع من الذاكرة
  - Registers are easier for a compiler to use e.g., as a place for temporary storage
    - السجلات أسهل على المترجم في الاستخدام، على سبيل المثال، كمكان للتخزين المؤقت
- Registers can hold variables to يمكن للسجلات الاحتفاظ بالمتغيرات
  - reduce memory traffic and انتقليل حركة الذاكرة و
  - improve code density (register named with fewer bits than memory location)
    - تحسين كثافة التعليمات البرمجية (سجل يسمى بعدد بتات أقل من موقع الذاكرة)
- The operation of moving a variable from a register to memory is called *spilling*, (store)
  - تسمى عملية نقل متغير من سجل إلى الذاكرة بالانسكاب (التخزين)
- while the reverse operation of moving a variable from memory to a register is called *filling* (load).
  - بينما تسمى العملية العكسية لنقل متغير من الذاكرة إلى سجل بالملء (التحميل).
- Such a variable has a much slower processing speed than a variable in a register.
  - يتمتع مثل هذا المتغير بسرعة معالجة أبطأ بكثير من المتغير الموجود في سجل.

## Role of Registers vs. Memory دور السجلات مقابل الذاكرة

- What if more variables than registers?
  - ماذا لو كان عدد المتغيرات أكبر من عدد السجلات؟
  - Compiler tries to keep most frequently used variables in registers
    - يحاول المترجم الاحتفاظ بالمتغيرات الأكثر استخدامًا في السجلات
  - Writes less common variables to memory
    - يكتب متغيرات أقل شيوعًا في الذاكرة
- Why not keep all variables in memory?
- لماذا لا يحتفظ بجميع المتغيرات في الذاكرة؟
- Smaller is faster: registers are faster than memory
  - الأصغر أسرع: السجلات أسرع من الذاكرة
- Registers more versatile(متعدد الاستخدام): :(متعدد الاستخدام) السجلات أكثر تنوعًا
  - MIPS arithmetic instructions can read 2 registers, operate on them, and write 1 per instruction
- يمكن لتعليمات MIPS الحسابية قراءة سجلين والعمل عليهما وكتابة سجل واحد لكل تعليمة
  - MIPS data transfers only read or write 1 operand per instruction, and no operation
    - تنتقل بيانات MIPSفقط لقراءة أو كتابة متغير واحد لكل تعليمة، ولا توجد عملية

## MIPS Registers

• MIPS is a load-store architecture,

- MIPS عبارة عن بنية تحميل وتخزين،
- only load and store instructions can access memory.
  - فقط تعليمات التحميل والتخزين يمكنها الوصول إلى الذاكرة.
- All other instructions (add, sub, mul, div, and, or, etc.) must get their operands from registers and store their results in a register.

• يجب أن تحصل جميع التعليمات الأخرى (or and div mul sub add) وإلخ) على متغيراتها من السجلات وتخزين نتائجها في سجل.

- 32 registers, each is 32 bits wide (called word in MIPS).
  - ٣٢ سجلاً، كل منها بعرض ٣٢ بت (تسمى كلمة في MIPS).
- Why 32 register? smaller is faster لماذا ٣٢ سجلاً؟ كلما كان أصغر كان أسرع
- Each can be referred to by number or name يمكن الإشارة إلى كل منها برقم أو اسم
  - \$0, \$1, \$2, ... \$30, \$31

By convention, each register also has a name to make it easier to code, e.g.,  $$16 - $23 \rightarrow $s0 - $s7$  (C variables)

وفقًا للاتفاقية، يكون لكل سجل أيضًا اسم لتسهيل الترميز، على سبيل المثال، 17\$ - 77\$ = \$50 متغيرات (C

- $\$8 \$15 \rightarrow \$t0 \$t7 \text{ (temporary)}$
- Others: HI, LO, PC

## MIPS Registers Cont.

| Name        | Register<br>Number | Usage           | Should preserve on call? |
|-------------|--------------------|-----------------|--------------------------|
| \$zero      | 0                  | the constant 0  | no                       |
| \$v0 - \$v1 | 2-3                | returned values | no                       |
| \$a0 - \$a3 | 4-7                | arguments       | yes                      |
| \$t0 - \$t7 | 8-15               | temporaries     | no                       |
| \$s0 - \$s7 | 16-23              | saved values    | yes                      |
| \$t8 - \$t9 | 24-25              | temporaries     | no                       |
| \$gp        | 28                 | global pointer  | yes                      |
| \$sp        | 29                 | stack pointer   | yes                      |
| \$fp        | 30                 | frame pointer   | yes                      |
| \$ra        | 31                 | return address  | yes                      |

To compile a proced compiler must know registers need to be preserved and without modified without

## متغيرات الذاكرة Memory Operands

تحتوي لغات البرمجة على Programming languages have

•Simple variables that contain single data elements,

•متغيرات بسيطة تحتوي على عناصر بيانات مفردة،

•Arrays and structures: more complex data structures

•المصفوفات والهياكل: تحتوي هياكل البيانات الأكثر تعقيدًا

•contain many more data elements than there are registers in a computer

•على عناصر بيانات أكثر بكثير من عدد السجلات في الكمبيوتر



| Processor | Memory |
|-----------|--------|
|           |        |

Memory is just a large, single-dimensional array, with the address acting as the index to that array, starting at 0

الذاكرة عبارة عن مصفوفة كبيرة أحادية البعد، حيث يعمل العنوان كمؤشر لتلك المصفوفة، بدءًا من ٠

•The processor can keep only a small amount of data in registers,

• لا يمكن للمعالج الاحتفاظ إلا بكمية صغيرة من البيانات في السجلات،

• but computer memory contains billions of data elements.

• ولكن ذاكرة الكمبيوتر تحتوى على مليارات من عناصر البيانات.

•Hence, data structures (arrays and structures) are kept in memory.

• وبالتالي، يتم الاحتفاظ بهياكل البيانات (المصفوفات والهياكل) في الذاكرة.

•MIPS must include instructions that transfer data between memory and registers.

•يجب أن تتضمن MIPS تعليمات تنقل البيانات بين الذاكرة والسجلات.

تسمى تعليمات نقل البيانات. .called data transfer instructions

• load: data transfer instruction that copies data from memory to a register

• : load تعليمات نقل البيانات التي تنسخ البيانات من الذاكرة إلى سجل

• <u>Store</u>: data transfer instruction that copies data to memory from a register

• : Store تعليمات نقل البيانات التي تنسخ البيانات إلى الذاكرة من سجل

•To access a word in memory, the instruction must supply the memory **address**.

• للو صول إلى كلمة في الذاكرة، يجب أن توفر التعليمات عنو ان الذاكرة.

## Clock cycle & Instruction code دورة الساعة ورمز التعليمات

- A CPU register can generally be accessed in a single clock cycle,
  - يمكن الوصول إلى سجل وحدة المعالجة المركزية بشكل عام في دورة ساعة واحدة،
- Main memory may require number of CPU clock cycles to read or write.
  - قد تتطلب الذاكرة الرئيسية عددًا من دورات ساعة وحدة المعالجة المركزية للقراءة أو الكتابة.
- Since there are very few registers compared to memory cells, registers also require far fewer bits to specify which register to use.
- نظرًا لوجود عدد قليل جدًا من السجلات مقارنة بخلايا الذاكرة، تتطلب السجلات أيضًا عددًا أقل بكثير من البتات لتحديد السجل الذي يجب استخدامه.

#### This in turn allows for smaller instruction codes.

#### هذا بدوره يسمح برموز تعليمات أصغر

- In MIPS processor, there is 32 general-purpose registers, so it takes 5 bits to specify which one to use.
  - في معالج MIPS، يوجد ٣٢ سجلًا للأغراض العامة، لذا يستغرق الأمر ٥ بتات لتحديد أي منها يجب استخدامه.
- In contrast, the MIPS has a 4-gigabyte memory capacity, so it takes 32 bits to specify which memory cell to use.
- على النقيض من ذلك، يتمتع معالج MIPSبسعة ذاكرة ٤ جيجابايت، لذا يستغرق الأمر ٣٢ بتًا لتحديد خلية الذاكرة التي يجب استخدامها.
- So, the instruction code of instruction with 3 operands will require
  - لذا، فإن رمز التعليمات الخاص بالتعليمات التي تحتوي على ٣ متغيرات سيتطلب
  - 15 bits if they are all registers, and ابتًا إذا كانت جميعها سجلات، و
  - 96 bits if they are all memory addresses. عناوين ذاكرة. ٩٦

## HW/SW IF: How Compiler Use Registers كيفية استخدام المترجم للسجلات HW/SW IF:

- Problem: more variables than available registers
  - المشكلة: عدد المتغيرات أكبر من عدد السجلات المتاحة
- Solution الحل
  - Keep *the most frequently used variables* in registers
    - احتفظ بالمتغيرات الأكثر استخدامًا في السجلات
  - Place the rest in memory (called *spilling registers*)
    - ضع الباقي في الذاكرة (وتسمى سجلات الإراقة)
  - ✓ Use load and store to move variables between registers and memory
    - ✓ استخدم التحميل والتخزين لنقل المتغيرات بين السجلات والذاكرة
- Why? الماذا
  - Register is faster but its size is small السجل أسرع ولكن حجمه صغير
  - Compiler must use register efficiently يجب على المترجم استخدام السجل بكفاءة
- How to compile the following C statement to MIPS?
  - كيف يمكن تجميع عبارة Cالتالية إلى MIPS؟

$$f = (g + h) - (i + j);$$

• Assume f, g, h, i, j uses \$s0, .. \$s4

add 
$$\$s0,\$s1,\$s2 \# f = g + h$$
  
add  $\$t0,\$s3,\$s4 \# t0 = i + j$   
sub  $\$s0,\$s0,\$t0 \# f = (g+h)-(i+j)$ 

## Operations of the Computer Hardwar: Arithmetic Operations عمليات أجهزة الحاسوب: العمليات الحسابية

- All arithmetic instructions have 3 operands تحتوي جميع التعليمات الحسابية على ٣ متغيرات
  - Operand order is fixed (destination first) الوجهة أولاً)
- Ex; Convert the following C code to MIPS

$$a = b + c;$$

$$d = a - e$$
;

 A MIPS instruction operates on two source operands and places the result in one destination operand

#### • تعمل تعليمات MIPSعلى متغيرين مصدرين وتضع النتيجة في متغير وجهة واحد

- Assume a,b, c, e, d uses registers \$s0 to \$s4 respectively
  - افترض أن a,b,c,e,dتستخدم السجلات \$ 80إلى \$ على التوالي



sub \$s4, \$s0, \$s3

# d=a-e

#### Compiling an Assignment when an Operand is in Memory

Ex: Compile this C assignment statement: g = h + A[8];

 $\mathbf{g} = \mathbf{h} + \mathbf{A[8]};$  على سبيل المثال: قم بتجميع بيان التعيين

Let A is an array of 100 words

دع Aعبارة عن مصفوفة مكونة من ١٠٠ كلمة

Assume variables **g** in register \$s1, and **h** in register \$s2.

افترض أن المتغيرات وفي السجل \$1\$، و الفي السجل \$2.\$

Assume that the starting address (base address), of the array is in \$s3.

افترض أن عنوان البداية (عنوان القاعدة) للمصفوفة موجود في \$3.\$



#### lw: is load instruction هي تعليمات تحميل

- In this assignment statement, one of the operands is in memory, so we must first transfer A[8] to a register.
  - في بيان التعيين هذا، يوجد أحد المتغيرات في الذاكرة، لذا يجب علينا أولاً نقل [8] Aإلى سجل.
- The address of this array element (lw \$t0,8(\$s3))

- عنوان عنصر المصفوفة هذا ((lw \$t0,8(\$s3))
- = base address (in \$s3 called base register)+array index or offset (8).
  - = عنوان القاعدة (في \$  $_{\rm S}$ يسمى السجل الأساسي)+فهرس المصفوفة أو الإزاحة (٨).

The data should be placed in a temporary register (\$t0) for use in the next instruction.

يجب وضع البيانات في سجل مؤقت (\$tO) لاستخدامها في التعليمات التالية.

## مثال على المصفوفة Array Example

- •Load format تنسيق التحميل
  - •lw register names, const offset(base register)

•أسماء السجلات Iw، إزاحة ثابتة (السجل الأساسي)



Offset (*in bytes*) from this pointer 8(\$s3) means 8 bytes added to content of \$S3 (\$s3) من هذا المؤشر ٨(\$ (دوتعنی إضافة ٨ بایتات إلی محتوی \$S3\$

#### **MIPS Instruction Format**

- One instruction is 32 bits بت ٣٢ بن One instruction is 32 bits
  - Divide instruction word into "fields" "تقسيم كلمة التعليمات إلى "حقول
  - Each field tells computer something about instruction
    - يخبر كل حقل الكمبيوتر بشيء ما عن التعليمات
- We could define different fields for each instruction, but MIPS is based on simplicity, so
  - يمكننا تعريف حقول مختلفة لكل تعليمة، ولكن MIPSيعتمد على البساطة، لذا
- define 3 basic types of instruction formats:
  - قم بتحدید ۳ أنواع أساسیة من تنسیقات التعلیمات:

• R-format: for register



• *I-format: for immediate, and Iw and sw (since the offset counts as an immediate)* 

| 1-1 Office |        |        |         |
|------------|--------|--------|---------|
| ор         | rs     | rt     | address |
| 6 hits     | 5 hits | 5 hits | 16 hits |

• *J-format: for jump* 

| 0 2.10   | 0 10110 | 0 10 110 |         |  |
|----------|---------|----------|---------|--|
| J-Format |         |          |         |  |
| ор       |         |          | address |  |
| 6 bits   |         |          | 26 bits |  |

#### **R-Format Instructions**

#### R-Format

| ор     | rs     | rt     | rd     | shamt  | funct  |
|--------|--------|--------|--------|--------|--------|
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

- opcode: *operation of instruction (Note: 0 for all R-Format instructions)* 
  - : الجميع تعليمات التعليمات (ملاحظة: الجميع تعليمات تنسيق Opcode: •
- rs (Source Register): generally used to specify register containing first operand
  - rs(سجل المصدر): يستخدم بشكل عام لتحديد السجل الذي يحتوي على المتغير الأول
- rt (target register/second source): *generally used to specify register containing second* operand
  - rt(سجل الهدف/المصدر الثاني): يستخدم بشكل عام لتحديد السجل الذي يحتوي على المتغير الثاني
- rd (Destination Register): *generally used to specify register which will* receive result of computation
  - rd(سجل الوجهة): يستخدم بشكل عام لتحديد السجل الذي سيستقبل نتيجة الحساب
- shamt: shift amount مقدار التحويل
- funct: function; this field selects the *variant of the operation in the op field* called *function code* 
  - : بالمسمى كود الدالة؛ يحدد هذا الحقل متغير العملية في حقل op المسمى كود الدالة
- Question: Why aren't opcode and funct a single 12-bit field?
  - السؤال: لماذا لا يكون opcode واحدًا مكونًا من ١٢ بت؟

## **R-Format Instructions**

• If we combine *opcode* and *funct* for R instruction, the instruction format is not so consistent between R and I, which may make processor's design complex.

• إذا قمنا بدمج التعليمات البرمجية والدالة لتعليمات R، فإن تنسيق التعليمات ليس متسقًا جدًا بين RوI، مما قد يجعل تصميم المعالج معقدًا.

- Since the *opcode* is the same for some operation in MIPS and if you change the *funct* then you can't differentiate which operation the instruction does, for example consider the following add(R,0,32): **ADD** has *opcode* 0 and *funct* 32; consider that and(R,0,36) and has also opcode 0 but different *funct* in this case 36 which means it's an **AND** operation.
- نظرًا لأن التعليمات البرمجية هي نفسها لبعض العمليات في MIPSوإذا قمت بتغيير الدالة، فلن تتمكن من التمييز بين العملية التي تقوم بها التعليمات، على سبيل المثال، ضع في اعتبارك ما يلي :(R,0,32) and (R,0,36) أن (R,0,36) وتحتوي أيضًا على التعليمات البرمجية والدالة ٣٦؛ ضع في اعتبارك أن (R,0,36) وتحتوي أيضًا على التعليمات البرمجية ولكن دالة مختلفة في هذه الحالة ٣٦ مما يعني أنها عملية . AND

# R-Format Instructions (Cont.)

- Notes about register fields: ملاحظات حول حقول السجل
  - Each register field is exactly 5 bits, which means that it can specify any unsigned integer in the range 0-31.
- يتكون كل حقل سجل من ٥ بتات بالضبط، مما يعني أنه يمكنه تحديد أي عدد صحيح غير موقّع في النطاق من ٠ إلى ٣١.
  - Each of these fields specifies one of the 32 registers by number.
    - يحدد كل من هذه الحقول أحد السجلات الـ ٣٢ بالرقم.
- Final field: الحقل النهائي:
- shamt: contains the amount a shift instruction will shift by.
  - :shamt يحتوي على المقدار الذي سيتم تحويله بواسطة تعليمة التحويل.
  - Shifting a 32-bit word by more than 31 is useless, so this field is only 5 bits
- إن تحويل كلمة مكونة من ٣٢ بتًا بأكثر من ٣١ أمر غير مجدٍ، لذا فإن هذا الحقل يتكون من ٥ بتات فقط
  - This field is set to 0 in all but the shift instructions
    - يتم تعيين هذا الحقل على في جميع التعليمات باستثناء تعليمات التحويل

# MIPS R Type Instruction

Shift left sll Shift right srl



Shift left. \$s2 is the destination. \$t3 is the source,

تحويل إلى اليسار. \$ 52هو الوجهة. \$ 13هو المصدر،

2 is the shift amount (the number of bits to shift)

٢ هو مقدار التحويل (عدد البتات المراد تحويلها)

The content inside the register \$t3 is going to be shifted lift by two bits and the result is going to be stored in register \$s2

سيتم تحويل المحتوى داخل السجل \$ 15بمقدار بت واحد وستُخزن النتيجة في السجل \$52

Examples of other R type instruction: mult, nor, xor, or,,srl etc.

أمثلة على تعليمات أخرى من نوع srl ،or ،xor ،nor ،R: mult, وما إلى ذلك.

# Should preserve on call? no s no yes no yes no yes yes yes yes yes

# MIPS R Type Instruction

total = 32 bits

Note:

op: operand for R type instruction 000000 (6 bits)

rs: 
$$$s1=$17 = 10001 (5 bits)$$

shamt: if there is no shift value, shamt = 00000

funct: add = 32 (dec) = 100000 (given)

| 000000 | 10001  | 10010  | 01000  | 00000  | 100000 |
|--------|--------|--------|--------|--------|--------|
| R type | \$s17  | \$s18  | \$t0   |        |        |
| op     | rs     | rt     | rd     | shamt  | funct  |
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

total = 32 bits

| Name | Format |        |        | Lay    | yout   |        |        | Example            |
|------|--------|--------|--------|--------|--------|--------|--------|--------------------|
|      |        | 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |                    |
|      |        | ор     | rs     | rt     | rd     | shamt  | funct  |                    |
| add  | R      | 0      | 2      | 3      | 1      | 0      | 32     | add \$1, \$2, \$3  |
| addu | R      | 0      | 2      | 3      | 1      | 0      | 33     | addu \$1, \$2, \$3 |
| sub  | R      | 0      | 2      | 3      | 1      | 0      | 34     | sub \$1, \$2, \$3  |
| subu | R      | 0      | 2      | 3      | 1      | 0      | 35     | subu \$1, \$2, \$3 |
| and  | R      | 0      | 2      | 3      | 1      | 0      | 36     | and \$1, \$2, \$3  |
| or   | R      | 0      | 2      | 3      | 1      | 0      | 37     | or \$1, \$2, \$3   |
| nor  | R      | 0      | 2      | 3      | 1      | 0      | 39     | nor \$1, \$2, \$3  |
| slt  | R      | 0      | 2      | 3      | 1      | 0      | 42     | slt \$1, \$2, \$3  |
| sltu | R      | 0      | 2      | 3      | 1      | 0      | 43     | sltu \$1, \$2, \$3 |
| sll  | R      | 0      | 0      | 2      | 1      | 10     | 0      | sll \$1, \$2, 10   |
| srl  | R      | 0      | 0      | 2      | 1      | 10     | 2      | srl \$1, \$2, 10   |

| Name        | Register<br>Number | Usage           | Should<br>preserve on<br>call? |
|-------------|--------------------|-----------------|--------------------------------|
| \$zero      | 0                  | the constant 0  | no                             |
| \$v0 - \$v1 | 2-3                | returned values | no                             |
| \$a0 - \$a3 | 4-7                | arguments       | yes                            |
| \$t0 - \$t7 | 8-15               | temporaries     | no                             |
| \$s0 - \$s7 | 16-23              | saved values    | yes                            |
| \$t8 - \$t9 | 24-25              | temporaries     | no                             |
| \$gp        | 28                 | global pointer  | yes                            |
| \$sp        | 29                 | stack pointer   | yes                            |
| \$fp        | 30                 | frame pointer   | yes                            |
| \$ra        | 31                 | return address  | yes                            |

# MIPS R Type Instruction



total = 32 bits

| Note:       |
|-------------|
| \$s2= \$18  |
| \$t3 = \$11 |
| sll= 000000 |
|             |

| 2. sll \$s2, \$ | t3,2 |
|-----------------|------|
|-----------------|------|

Should preserve on call?

no

no

yes

no

yes

no

yes

yes

yes

yes

int 0

les

**2**S

nter

ter

nter

ress

alues

op: operand for R type instruction 000000 (6 bits)

rs: 
$$$t3 = 01011 (5 bits) ($11)$$

rt: = 00000 (5 bits) no second source

shamt: 00010 (binary representation of 2)

funct: sll = xxxxxx (given in the question)

| 000000<br>R type | 01011  | 00000  | 10010  | 00010  | 000000 |
|------------------|--------|--------|--------|--------|--------|
| op               | rs     | rt     | rd     | shamt  | funct  |
| 6 bits           | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

total = 32 bits

# MIPS I-Type Instruction

```
op rs rt constant or address
6 bits 5 bits 5 bits 16 bits
```

### Examples:

- 1. lw \$t0, 4(\$s3)
- 2. sw \$t0, 8(\$s3)
- 3. addi \$t0, \$t1, 14 //R-type: add \$t0, \$s0, \$s1
- 4. beq \$t0, \$t1, else
- op 6 bits opcode that specifies the operation
- rs 5 bits register file address of the first source operand
- rt 5 bits register file address of the second source/ result's destination

Constant or address – 16 bits (the offset counts as an immediate)

| Name  | Format | Layout |        |        | Example      |           |                     |                   |
|-------|--------|--------|--------|--------|--------------|-----------|---------------------|-------------------|
|       |        | 6 bits | 5 bits | 5 bits | 5 bits       | 5 bits    | 6 bits              |                   |
|       |        | ор     | rs     | rt     |              | immediate |                     |                   |
| beq   |        | 4      | 1      | 2      | 25 (offse    | et)       |                     | beq \$1, \$2, 100 |
| bne   |        | 5      | 1      | 2      | 25 (offset)  |           | bne \$1, \$2, 100   |                   |
| addi  | I      | 8      | 2      | 1      | 100          |           | addi \$1, \$2, 100  |                   |
| addiu | I      | 9      | 2      | 1      | 100          |           | addiu \$1, \$2, 100 |                   |
| andi  | I      | 12     | 2      | 1      | 100          |           | andi \$1, \$2, 100  |                   |
| ori   | I      | 13     | 2      | 1      | 100          |           | ori \$1, \$2, 100   |                   |
| slti  | I      | 10     | 2      | 1      | 100          |           | slti \$1, \$2, 100  |                   |
| sltiu | I      | 11     | 2      | 1      | 100          |           | sltiu \$1, \$2, 100 |                   |
| lui   | I      | 15     | 0      | 1      | 100          |           | lui \$1, 100        |                   |
| lw    |        | 35     | 2      | 1      | 100 (offset) |           | lw \$1, 100(\$2)    |                   |
| SW    | I      | 43     | 2      | 1      | 100 (offs    | set)      |                     | sw \$1, 100(\$2)  |

# MIPS I-Type Instruction

|   | Should      |
|---|-------------|
|   | preserve on |
|   | call?       |
|   | no          |
| S | no          |
|   | yes         |
|   | no          |
|   | yes         |
|   | no          |
|   | yes         |
|   | yes         |

yes

yes

I-Format
op rs rt Immediate / address / offset

6 bits 5 bits 16 bits

1. Iw \$t0,  $4(\$s3) \rightarrow$  this means move the data from memory address 4(\$s3) into the register \$t0.

4(\$s3) means memory address of ((4 + address of \$s3))

op code: 35 decimal = 100011 binary

**rs** (source): (\$s3)  $\leftrightarrow$  \$19 (register 19)  $\rightarrow$  10011

**rt** (destination):  $\$t0 \leftrightarrow \$8$  (register 8)  $\rightarrow 01000$ 

constant : 4 (decimal)  $\rightarrow$  100 (binary)

| op ( 6 bits) | rs (5 bits) | rt (5 bits) | constant (16 bits)  |
|--------------|-------------|-------------|---------------------|
| 100011       | 10011       | 01000       | 0000 0000 0000 0100 |
| lw           | \$19        | \$8         | 4                   |
| Load         | \$s3        | \$t0        | offset              |

Total: 32 bits

### Should preserve on call? no no yes no yes no yes yes yes yes

# MIPS I-Type Instruction

I-Format

| ор     | rs     | rt     | Immediate / address / offset |
|--------|--------|--------|------------------------------|
| 6 bits | 5 bits | 5 bits | 16 bits                      |

2. sw \$t0,  $8($s3) \rightarrow$  this means move the data from the register \$t0 into memory address 8(\$s3).

8(\$s3) **means** memory address of ((8 + address of \$s3))

op code: 43 decimal = 101011 binary

**rs** (source):  $$t0 \leftrightarrow $8 \text{ (register 8)} \rightarrow 01000$ 

rt (destination): (\$s3)  $\leftrightarrow$  \$19 (register 19)  $\rightarrow$  10011

constant :  $8 \rightarrow 1000$ 

In the lw, the first reg. is the destination
In the sw, the first reg. is the source

| op ( 6 bits) | rs (5 bits) | rt (5 bits) | constant (16 bits)  |
|--------------|-------------|-------------|---------------------|
| 101011       | 01000       | 10011       | 0000 0000 0000 1000 |
| SW           | \$8         | \$19        | 8                   |

Total: 32 bits

# Should preserve on call? no s no yes no yes no yes yes yes yes yes

# MIPS I-Type Instruction



- 3. addi \$t0, \$t1, 14 → this means add 14 to the data in register \$t1 and store the result in register \$t0
- Any value that is outside the register is called immediate, and when you're adding or doing any operation between a register and an immediate value.

op code: 8 decimal = 001000 binary

**rs** (source):  $$t1 \leftrightarrow $9 \text{ (register 9)} \rightarrow 01001$ 

**rt** (destination): (\$t0)  $\leftrightarrow$  \$8 (register 8)  $\rightarrow$  01000

constant :  $14 \rightarrow 1110$ 

| op ( 6 bits) | rs (5 bits) | rt (5 bits) | constant (16 bits)  |
|--------------|-------------|-------------|---------------------|
| 001000       | 01001       | 01000       | 0000 0000 0000 1110 |
| addi         | \$9         | \$8         | 14                  |

Total: 32 bits

# MIPS I-Type Instruction

|   | Should      |
|---|-------------|
|   | preserve on |
|   | call?       |
|   | no          |
| S | no          |
|   | yes         |
|   | no          |
|   | yes         |
|   | no          |
|   | yes         |
|   | yes         |
|   | yes         |
|   | yes         |

| ор     | rs     | rt     | constant or address |
|--------|--------|--------|---------------------|
| 6 bits | 5 bits | 5 bits | 16 bits             |

- 4. beq \$t0, \$t1,  $14 \rightarrow$  compares the value of \$t0 and \$t1 and if they are equal the code will go to the else's address (i.e. 14).
- 14 represents the else variable address
- beq means branch if equal to
- > beq is equivalent to if/else (if \$t0 == \$t1) go to else's address
- There is no destination, we are just comparing two registers and if they're equal the code will jump to else address

**op** code: 4 decimal = 000100 binary

**rs** (source):  $$t0 \leftrightarrow $8$  (register 8)  $\rightarrow 01000$ 

**rt** (source): (\$t1)  $\leftrightarrow$  \$9 (register 9)  $\rightarrow$  01001

constant :  $14 \rightarrow 1110$ 

| op ( 6 bits) | rs (5 bits) | rt (5 bits) | constant (16 bits)  |
|--------------|-------------|-------------|---------------------|
| 000100       | 01000       | 01001       | 0000 0000 0000 1110 |
| beq          | \$8         | \$9         | 14                  |

# MIPS J-Type Instruction



- 1. j loop: jump to loop; to the line of code that has loop address,
- 2. jal loop: jump and link to loop address,

| Name | Format |        | Layout |        |         |        |        | Example   |
|------|--------|--------|--------|--------|---------|--------|--------|-----------|
|      |        | 6 bits | 5 bits | 5 bits | 5 bits  | 5 bits | 6 bits |           |
|      |        | ор     |        |        | address |        |        |           |
| j    | J      | 2      | 2500   |        |         |        |        | j 10000   |
| jal  | J      | 3      | 2500   |        |         |        |        | jal 10000 |

➤ Difference between j and jal: j (jump) places a certain address in the program counter and continues execution from there, however, jal (jump and link) does the same but it saves the return address in ra so that you can continue execution after your subroutine finishes.

int main() {
 dosomething();
 //code here
}

void dosomething() {
//....code here

# MIPS J-Type Instruction



1. **Example** j 14  $\rightarrow$  jump to loop address 14; op code 2 op code 2  $\rightarrow$  000010 address  $\rightarrow$  14 (decimal)  $\rightarrow$  1110

| op code | 26 bit address                   |
|---------|----------------------------------|
| 000010  | 00 0000 0000 0000 0000 0000 1110 |

2. **Example** jal 14  $\rightarrow$  jump and link to loop address 14; op code 3 op code 3  $\rightarrow$  000011 address  $\rightarrow$  14 (decimal)  $\rightarrow$  1110

| op code | 26 bit address                   |
|---------|----------------------------------|
| 000011  | 00 0000 0000 0000 0000 0000 1110 |

# MAIN MEMORY

- Code and data storage: we use memory to store the code and data for a program which the processor fetches and loads and store to get data in/out of registers and to move instructions into the processor for execution.
- Memory is Byte-addressed: meaning that the indexes in memory are all number of eight bits (one byte).
- MIPS Memory is
- 1. Word aligned
- 2. Big Endian



# MIPS Memory: Word Aligned "Words of Memory"

- Word is size of instruction
- Typically 4 bytes (8 bytes in 64 processor)

**Word alignment** means that every memory address starts at a multiple of the word . So in MIPS every memory access has to start at a multiple of four.



# MIPS: Byte Addressing

- Computers are divided into those that use the address of the left most or "big end" byte as the word address versus those that use the rightmost or "little end" byte. This Depends on whether bits or bytes or other components are ordered from the big end (most significant bit) or the little end (least significant bit).
- MIPS is in the *big-endian camp. Since the order matters only if you access the identical data* both as a word and as four bytes, few need to be aware of the endianess.
- Byte addressing also affects the array index. To get the proper byte address in the code above, *the off set to be added to the base register \$s3 must be 4 8, or 32, so* that the load address will select A[8] and not A[8/4].
- In MIPS, words must start at addresses that are multiples of 4. This requirement is called an **alignment restriction**

# Big Endian

- Most significant byte at smallest address in memory.
- "The Big End comes first": means that when you look at the order of the bytes in word the most significant byte starts at the smallest address
- Alternative: Little Endian Big-Endian

# Endianness

Example: storing the 32-bit hexadecimal integer value

4A3B2C1D in memory at address 1000:

- In a big Endian architecture the first part of the word will be stored first i.e. at the smaller address

| 1000 | 0 1001 1002 |    | 1003 |
|------|-------------|----|------|
| 4A   | 3B          | 2C | 1D   |

MSB stored at memory location with the lowest address big-endian (e.g., MIPS, Motorola)

Note: ever two characters in the hexadecimal word is one byte because each character of hexadecimal is four bits (half byte or nibble)

# Endianness

Example: storing the 32-bit hexadecimal integer value

4A3B2C1D in memory at address 1000:

- In a little Endian architecture the first part of the word will be stored last

| 1000                             | 1001     | 1002   | 1003 | 1000     | 1001                                  | 1002   | 1003  |
|----------------------------------|----------|--------|------|----------|---------------------------------------|--------|-------|
| 4A                               | 3B       | 2C     | 1D   | 1D       | 2C                                    | 3B     | 4A    |
| MSB sto<br>with the<br>big-endia | lowest a | ddress |      | with the | red at me<br>lowest ad<br>lian (e.g., | ddress | ation |

# Arrays in Memory

Arrays are put in memory in the order in which the array

|                  | _        |        |
|------------------|----------|--------|
| elements appear. | &A[0]    | 313    |
|                  | &A[0]+4  | 78     |
|                  | &A[0]+8  | 991234 |
|                  | &A[0]+12 | 2400   |
|                  | &A[0]+16 | 56     |

 Suppose that the starting address of A (hexadecimal): 0x10010000

| 0x10010000 | 313    |
|------------|--------|
| 0x10010004 | 78     |
| 0x10010008 | 991234 |
| 0x1001000C | 2400   |
| 0x10010010 | 56     |
|            |        |

# Arrays in Memory

The equivalent value of 313 (dec) = 00000139 hex







# Arrays in Memory

| int A[5] :           | = {313, 78, 9 | 991234, 2400 | ), 56};  |                |        |
|----------------------|---------------|--------------|----------|----------------|--------|
|                      | •             | 0x10010000   | 313      |                |        |
|                      |               |              |          | 0x10010004     | 78     |
| Index                | 0             | 1            | 2        | 0x10010008     | 991234 |
| Address<br>(hex)     | 10010000      | 10010004     | 10010008 | 0x1001000C     | 2400   |
| Content<br>(dec)     | 313           | 78           | 991234   | 0x10010010<br> | 56<br> |
| Content<br>(hex, BE) | 00000139      | 0000004E     | 000F2002 |                |        |
| Content<br>(hex, LE) | 39010000      | 4E000000     | 02200F00 |                |        |

# Signed/Unsigned numbers

• Computer programs calculate both positive and negative numbers.

### In MIPS, signed numbers range:

- Positive numbers, from 0 to 2,147,483,647<sub>10</sub> (2<sup>31</sup> -1),
- Negative numbers range from (-2<sup>31</sup>) to -1.
- How to distinguish the positive from the negative numbers?

### solution

• Use *sign and magnitude:* add a separate sign bit (single bit); (0 = positive, 1 = negative) and the remaining bits are the magnitude.

### **Example:**

$$+25_{10} = 00011001_2$$

$$-25_{10} = 10011001_2$$

# Signed/Unsigned numbers

### **Shortcomings (limitations):**

- 1) It's not obvious where to put the sign bit. To the right? To the left? Early computers tried both.
- 2) adders for sign and magnitude may need an extra step to set the sign because we can't know in advance what the proper sign will be.
- A separate sign bit means that sign and magnitude has both a positive and a negative zero (-0, +0), which can lead to problems for inattentive programmers.

• sign and magnitude had proble  $+0 = 00000000_2$ ,  $-0 = 10000000_2$ .

As a result of these shortcomings, sign and magnitude representation was soon abandoned (تم التخلي عنها).

# Load Byte Signed/Unsigned

In MIPS:

Signed binary numbers representation is by:

- Leading 0s mean positive,
- leading 1s mean negative.

This convention is called *Two's* complement.

Note: in a MIPS word least significant bit

The rightmost bit.

most significant bit

The left most bit.



lb \$t1, 0(\$t0)

\$t1 FFFFFF F7 Sign

Sign-extended

Example ->

every computer today uses two's complement for signed no.s

Ibu \$t2, 0(\$t0)

\$t2 000000F7

Zero-extended

# MIPS Instructs

Addressing modes Loading larger values Logical instructions

Examples : compiling C programing segments to MIPS program segments

# MIPS Operands and Instructions MIPS Operands

| Name         | Example                                                                                | Comments                                                                                                                                                                                       |
|--------------|----------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 32 registers | \$s0-\$s7. \$t0-\$t9. \$zero.<br>\$a0-\$a3. \$v0-\$v1. \$gp. \$fp.<br>\$sp. \$ra. \$at | Fast locations for data. In MIPS, data must be in registers to perform arithmetic, register \$ zero always equals 0, and register\$ at is reserved by the assembler to handle large constants. |
|              | Memory[0], Memory[4], ,<br>Memory[4294967292]                                          | Accessed only by data transfer instructions. MIPS uses byte addresses, so sequential word addresses differ by 4. Memory holds data structures, arrays, and spilled registers.                  |

MIPS assembly language

| MIPS assembly language |                         |                      |                                             |                                   |
|------------------------|-------------------------|----------------------|---------------------------------------------|-----------------------------------|
| Category               | Instruction             | Example              | Meaning                                     | Comments                          |
|                        | add                     | add \$s1, \$s2, \$s3 | \$s1 = \$s2 + \$s3                          | Three operands; data in registers |
| Arithmetic             | subtract                | sub \$s1, \$s2, \$s3 | \$s1 = \$s2 - \$s3                          | Three operands; data in registers |
|                        | add immediate           | addi \$s1, \$s2, 100 | \$s1 = \$s2 + 100                           | Used to add constants             |
|                        | load word               | lw \$s1, 100(\$s2)   | \$s1 = Memory[\$s2 + 100]                   | Word from memory to register      |
|                        | store word              | sw \$s1, 100(\$s2)   | Memory[\$s2 + 100] = \$s1                   | Word from register to memory      |
| Data transfer          | load byte               | lb \$s1, 100(\$s2)   | \$s1 = Memory[\$s2 + 100]                   | Byte from memory to register      |
|                        | store byte              | sb \$s1, 100(\$s2)   | Memory[\$s2 + 100] = \$s1                   | Byte from register to memory      |
|                        | load upper immediate    | lui \$s1, 100        | \$s1 = 100 * 2 <sup>16</sup>                | Loads constant in upper 16 bits   |
|                        | branch on equal         | beq \$s1, \$s2, 25   | if (\$s1 == \$s2) go to<br>PC + 4 + 100     | Equal test; PC-relative branch    |
| Conditional            | branch on not equal     | bne \$s1, \$s2, 25   | if (\$s1 != \$s2) go to<br>PC + 4 + 100     | Not equal test; PC-relative       |
| branch                 | set on less than        | slt \$s1, \$s2, \$s3 | if (\$s2 < \$s3) \$s1 = 1;<br>else \$s1 = 0 | Compare less than; for beq, bne   |
|                        | set less than immediate | slti \$s1, \$s2, 100 | if (\$s2 < 100) \$s1 = 1;<br>else \$s1 = 0  | Compare less than constant        |
|                        | jump                    | j 2500               | go to 10000                                 | Jump to target address            |
| Uncondi-               | jump register           | jr \$ra              | go to <sup>\$ra</sup>                       | For switch, procedure return      |
| tional jump            | jump and link           | jal 2500             | \$ra = PC + 4; go to 10000                  | For procedure call                |

### 1. Immediate addressing

| ор | rs | rt | Immediate |
|----|----|----|-----------|
|    |    |    |           |

rd

### 2. Register addressing

rs



### 3. Base addressing



Registers

Register

funct

### 4. PC-relative addressing



### 5. Pseudodirect addressing



# Addressing Modes

What are the different ways to access an operand?

- Immediate addressing: One of the operand values is immediate / a constant (obtained at run time).
  - Immediate arithmetic
  - •rt: destination or source register number
  - •Constant:  $-2^{15}$  to  $+2^{15}-1$
  - Address: offset added to base address in rs

Example: addi \$s0, \$zero, 7

7 is an immediate value

addi \$s1, \$zero, 7 means \$s1  $\leftarrow$  0 + 7

### **I-Format**

| ор     | rs     | rt     | Immediate / address / offset |
|--------|--------|--------|------------------------------|
| 6 bits | 5 bits | 5 bits | 16 bits                      |

# Addressing Modes

• Register addressing: All the operands are registers

add \$s1, \$s2, \$s3 means  $$s1 \leftarrow $s2 + $s3$ 



• Base addressing: One of the operands is memory and the other operand is a register. (Data transfer instructions come under base addressing).

Examples:

$$|w \$s1, 32(\$s2) \rightarrow \$s1 = Mem [\$s2 + 32]$$

$$sw $s0, 8($s4) \rightarrow Mem [$s4 + 8] = $s0$$



lw \$s1, 32(\$s2)

means 
$$\$s1 \leftarrow M[\$s2 + 32]$$

- Direct addressing
- \$s1 ← M[32] We are going to access the data from memory directly
- Indirect addressing
- $$s1 \leftarrow M[$s2]$  Helps implement pointers.

# Addressing Modes (Cont.)

• **PC-relative addressing:** Implements position-independent codes. A small offset is adequate for short loops.

Effective address = PC + 4+ (4 \* offset) determines the target address Example1: bne \$s0, \$s1, Label # Label represent the offset

Let PC=2000; Label= 2500;

> The effective address = 2000+4+(4\*2500) #PC relative address

```
bne $s0, $s1, 2500 if ($s0 != $s1) go to PC+4+(4*2500)
```

Example2: beq \$s0, \$s1, 20

if (\$s0 = \$s1) go to PC + 4 + 80

# Addressing Modes (Cont.)

- Pseudo-direct addressing: Used in the J-format.
- The target address is (4\*offest)

E.g1. j 2500 go to 10000 (effective address is 4\*2500)

E.g2. jr \$ra go to \$ra (effective address is given inside \$ra)

E.g.3 jal 2500 \$ra = PC + 4 then go to 10000

we have to jump to the address 10000 but we have to save the return address (PC+4) inside \$ra, after processing the task in , the execution will come back to the ra

# **Loading Larger Values**

The immediate field is limited to 16 bits in I-Format (-32,768 to 32,767)

How do we load larger values?

Use two instructions to combine two 16 bit immediates

- Load Upper Immediate (lui): Loads upper 16 bits
- Or immediate (ori): Loads lower 16 bits

Example: load the 32-bit constant into register \$s0



1) lui \$s0, **0000 0000 0011 1101 put zeros in the lower bits** 

**\$s0** 

2) ori \$s0, <u>0000 0000 0000 0101</u>

**\$s0** 

0000 0000 0011 1101 0000 0000 0000 0101

# **Loading Larger Values**

1) lui \$s0, **0000 0000 0011 1101** 

lui \$s0, 61 [61 decimal = **0000 0000 0011 1101 (binary)**]

2) ori \$s0, **0000 0000 0000 0101** 

ori \$s0, \$s0, 5 # 5 decimal = 0000 0000 0000 0101

The final value in register \$s0 is the desired value:

0000 0000 0011 1101 0000 0000 0000 0101

Question: what is the MIPS code to load the 32-bit constant

**0000 0000 0011 1101 0000 0000 0000 0101** into register \$s0?

1. lui \$s0, 61 (op code 15 decimal, no source, rt(destination) \$s0: \$16, immediate 61 decimal)

| tain  | S    |      |
|-------|------|------|
| 000 ( | 0000 | 0000 |

| op (6 bits) | rs (5 bits) | rt (5 bits) | Immediate (16 bits) |
|-------------|-------------|-------------|---------------------|
| 001111      | 00000       | 10000       | 0000 0000 0011 1101 |

2. ori \$s0, \$s0, 5 (op code 13(dec), rs: \$s0, rd: \$s0, immediate: 5

| 1100 | 4 6 0 |
|------|-------|
| ins  | INE   |
|      |       |

| op (6 bits) | rs (5 bits) | rt (5 bits) | Immediate (16)      |
|-------------|-------------|-------------|---------------------|
| 001101      | 10000       | 10000       | 0000 0000 0000 0101 |

# Logic Instructions

| Logical operations | C operators | Java operators | MIPS instructions |
|--------------------|-------------|----------------|-------------------|
| Shift left         | <<          | <<             | s11               |
| Shift right        | >>          | >>>            | srl               |
| Bit-by-bit AND     | &           | &              | and, andi         |
| Bit-by-bit OR      |             |                | or, ori           |
| Bit-by-bit NOT     | ~           | ~              | nor               |

**shifts**. They move all the bits in a word to the left or right, filling the emptied bits with 0s.

**shift left logical** (sll): For example, if register \$s0 contains 0000 0000 0000 0000 0000 0000 0000 
$$1001_2 = 9_{10}$$
 0000 0000 0000 0000 0000 0000 1001 0000

$$$11 $t2,$s0,4 $$ # reg $t2 = reg $s0 << 4 bits$$

If the instruction to shift left by 4 was executed, the new value would be:  $0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 1001\ 0000_2 = 144_{10}$ 

If you want to multiply by 2 then you need to shift left by 1, sll \$t2,\$s0,1

If you want to multiply by 4 then you need to shift left by 2, sll \$t2,\$s0,2

# Logic instructions: And, or, nor, andi

**1. or** \$t0,\$t1,\$t2



**Register \$t0**= 0000 0000 0000 0001 1101 1100 0000

**2.** and \$t0,\$t1,\$t2

**Register \$t0**= 0000 0000 0000 0000 1100 0000 0000

# Logic instructions: And, or, nor

**3. nor** \$t0,\$t1,\$t2

$$\# \text{ reg $t0} = \neg \text{ (reg $t1 | reg $t2)}$$

**- ( 0000 0000 0000 0000 0011 1101 1100 0000)** 

register \$t0: 1111 1111 1111 1110 1110 0011 1111

**4**. **andi** \$t0,\$t1, 7

$$\# \text{ reg $t0 = reg $t1 \& 7}$$

# **Instructions for Making Decisions**

- beq register1, register2, L1 # branch if register1= register2
   beq → branch if equal.
- bne register1, register2, L1
   If register1≠ register2 goto L1 # go to the statement labeled L1
   Bne → branch if not equal.

### Example: Compile the following instruction

```
if (i == j) f = g + h; else f = g - h;

f = \$s0; g = \$s1; h = \$s2; i = \$s3; j = \$s4
```

### In MIPS

```
bne $s3,$s4,Else # go to Else if i \neq j
add $s0,$s1,$s2 # f = g + h (skipped if i \neq j)
j Exit # go to Exit
Else: sub $s0,$s1,$s2 # f = g - h (skipped if i = j)
Exit:
```

# Pseudo-instructions

**Pseudo-Instruction** are simple assembly language instructions that do not have a direct machine language equivalent. During assembly, the assembler translates each pseudo instruction into one or more machine language instructions.

 Pseudo-instructions give MIPS a richer set of assembly language instructions

### Example:

```
move $t0, $t1 # $t0 ← $t1
```

The assembler will translate it to

add \$t0, \$zer0, \$t1